图书介绍
SOC 系统设计PDF|Epub|txt|kindle电子书版本网盘下载
![SOC 系统设计](https://www.shukui.net/cover/46/31035589.jpg)
- 张刚编 著
- 出版社: 北京:国防工业出版社
- ISBN:9787118085501
- 出版时间:2013
- 标注页数:170页
- 文件大小:52MB
- 文件页数:181页
- 主题词:集成电路-芯片-测试
PDF下载
下载说明
SOC 系统设计PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 绪论1
第2章 SoC设计概述3
2.1 SoC基本概念3
2.2 SoC研究内容4
2.2.1 总线技术4
2.2.2 IP核复用技术4
2.2.3 可靠性设计技术4
2.2.4 软硬件协同设计技术5
2.2.5 SoC设计验证技术5
2.2.6 芯片综合/时序分析技术5
2.2.7 可测性/可调试性设计技术5
2.2.8 低功耗设计技术5
2.2.9 新型电路实现技术5
2.2.1 0嵌入式软件移植开发6
2.3 SoC分类6
2.3.1 CSoC技术特点6
2.3.2 SoPC技术特点6
2.3.3 ASIC SoC技术特点7
2.4 SoC技术发展方向8
2.5 SoC设计流程9
2.5.1 功能设计阶段9
2.5.2 设计描述和行为级验证9
2.5.3 逻辑综合9
2.5.4 门级验证9
2.5.5 布局和布线10
2.6 IP核复用10
2.6.1 IP复用概念的产生10
2.6.2 IP复用的技术方法10
2.7 如何为SoC设计选择IP核11
2.7.1 软核与硬核的对比11
2.7.2 附加提供物13
2.7.3 EDA工具支持14
2.7.4 评估IP提供商15
2.8 降低SoC测试成本15
2.8.1 优化测试流程16
2.8.2 灵活配置测试平台16
2.9 SoC设计平台17
2.9.1 Synopsys17
2.9.2 Cadence17
2.9.3 Mentor Graphics17
2.1 0系统级设计语言18
2.1 0.1 SystemC简介19
2.1 0.2 SystemC主要内容19
2.1 0.3 SystemC与SystemVerilog20
2.1 0.4常用语言描述能力比较21
习题21
第3章 现场可编程门阵列FPGA22
3.1 FPGA结构与工作原理22
3.2 Xilinx FPGA产品概述24
3.2.1 Spartan系列24
3.2.2 Virtex系列25
3.3 FPGA配置27
3.4 实验平台介绍29
习题30
第4章 VHDL硬件描述语言31
4.1 VHDL硬件描述语言简介31
4.2 VHDL语法要素31
4.2.1 文字规则31
4.2.2 数据对象32
4.2.3 VHDL数据类型33
4.2.4 VHDL运算符35
4.3 VHDL程序结构37
4.3.1 库、程序包说明38
4.3.2 实体说明38
4.3.3 结构体说明39
4.4 VHDL顺序语句41
4.4.1 赋值语句42
4.4.2 IF语句43
4.4.3 CASE语句46
4.4.4 LOOP语句48
4.4.5 NEXT语句49
4.4.6 EXIT语句50
4.4.7 子程序调用语句51
4.4.8 RETURN语句53
4.4.9 NULL语句53
4.5 VHDL并行语句54
4.5.1 赋值语句54
4.5.2 进程语句56
4.5.3 元件例化语句58
4.5.4 块语句60
4.5.5 生成语句60
习题61
第5章 常用数字逻辑单元VHDL描述62
5.1 组合逻辑电路62
5.1.1 门电路62
5.1.2 编码器65
5.1.3 译码器66
5.1.4 数据选择器68
5.1.5 数值比较器70
5.1.6 算术运算72
5.2 时序逻辑电路73
5.2.1 触发器73
5.2.2 移位寄存器77
5.2.3 计数器78
5.2.4 状态机85
5.3 存储器设计91
5.3.1 RAM存储器设计91
5.3.2 ROM存储器设计92
5.3.3 FIFO存储器设计93
习题95
第6章 ISE软件操作96
6.1 ISE概述96
6.2 ISE软件安装96
6.3 ISE界面98
6.4 ISE使用流程99
6.4.1 创建工程99
6.4.2 创建VHDL源文件100
6.4.3 功能仿真102
6.4.4 设计实现104
6.4.5 时序仿真105
6.4.6 下载配置106
习题107
第7章 ISE中IP核应用技术108
7.1 DCM IP核应用108
7.1.1 顶层文件编写108
7.1.2 DCM IP核参数配置109
7.1.3 仿真验证112
7.2 RAM IP核应用113
7.2.1 顶层文件编写113
7.2.2 RAM IP核参数配置116
7.2.3 仿真验证119
7.3 ROM IP核应用120
7.3.1 顶层文件编写120
7.3.2 ROM IP核参数配置121
7.3.3 仿真验证124
7.4 FIFO IP核应用125
7.4.1 顶层文件编写125
7.4.2 FIFO IP核参数配置126
7.4.3 仿真验证129
习题130
第8章 片内逻辑分析仪ChipScope应用131
8.1 ChipScope简介131
8.2 ChipScope软件安装131
8.3 ChipScope软件使用133
8.3.1 创建工程134
8.3.2 设计实现135
8.3.3 启动核插入工具136
8.3.4 下载配置139
8.3.5 启动Analyzer工具141
习题143
第9章 基于MicroBlaze的SoPC系统设计144
9.1 SoPC概述144
9.2 MicroBlaze处理器144
9.3 嵌入式开发套件EDK概述145
9.4 EDK软件安装145
9.5 EDK基本开发实例148
9.5.1 创建工程148
9.5.2 添加IP核152
9.5.3 工程编译154
9.5.4 应用程序修改154
9.5.5 下载测试155
9.6 添加自定义IP核设计157
9.6.1 创建ISE工程157
9.6.2 新建EDK工程158
9.6.3 创建自定义IP核158
9.6.4 添加自定义IP核166
9.6.5 工程编译167
9.6.6 添加应用程序168
9.6.7 下载测试169
习题169
参考文献170