图书介绍
EDA技术与VHDL项目化教程PDF|Epub|txt|kindle电子书版本网盘下载
![EDA技术与VHDL项目化教程](https://www.shukui.net/cover/72/34595673.jpg)
- 王永强编著 著
- 出版社: 哈尔滨:黑龙江人民出版社
- ISBN:9787207110398
- 出版时间:2017
- 标注页数:306页
- 文件大小:130MB
- 文件页数:313页
- 主题词:电子电路-电路设计-计算机辅助设计-教材;VHDL语言-程序设计-教材
PDF下载
下载说明
EDA技术与VHDL项目化教程PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
项目一:基于CPLD的开发板的硬件设计1
1.1 项目任务书:设计基于CPLD的开发板1
1.2 任务分析2
1.3 知识储备3
1.3.1 Protel DXP 2004绘制原理图的方法3
1.3.2 Altium Designer 15.1绘制PCB板图的方法8
1.4 任务实施14
1.4.1 CPLD开发板的原理图设计14
1.4.2 CPLD开发板的PCB设计22
1.5 任务拓展24
1.6 评价与总结24
1.6.1 项目评价24
1.6.2 项目总结25
项目二:基于CPLD的流水灯26
2.1 项目任务书:基于CPLD的流水灯26
2.2 任务分析27
2.3 知识储备27
2.3.1 EDA技术基础知识27
2.3.2 硬件描述语言38
2.4 任务实施71
2.4.1 QuartusⅡ工具软件的使用72
2.4.2 基于CPLD的流水灯设计与实现101
2.5 任务拓展115
2.6 评价与总结115
2.6.1 项目评价115
2.6.2 项目总结116
项目三:基于CPLD的数字电子钟117
3.1 项目任务书:基于CPLD的数字电子钟117
3.2 任务分析118
3.3 知识储备118
3.3.1 顺序语句118
3.3.2 并行语句127
3.4 任务实施137
3.4.1 时钟源的设计137
3.4.2 秒计时的设计138
3.4.3 基于CPLD的数字电子钟设计与实现142
3.5 任务拓展146
3.6 评价与总结146
3.6.1 项目评价146
3.6.2 项目总结147
项目四:基于CPLD的交通灯控制器148
4.1 项目任务书:基于CPLD的交通灯控制器148
4.2 任务分析149
4.3 知识储备149
4.3.1 组合逻辑电路设计149
4.3.2 时序逻辑电路设计156
4.3.3 状态机设计164
4.4 任务实施173
4.4.1 时钟源的设计173
4.4.2 交通灯控制器的程序设计173
4.4.3 基于CPLD的交通灯控制器的项目设计176
4.5 任务拓展179
4.6 评价与总结179
4.6.1 项目评价179
4.6.2 项目总结180
项目五:基于CPLD的数字频率计181
5.1 项目任务书:基于CPLD的数字频率计181
5.2 任务分析182
5.3 知识储备182
5.3.1 并行语句:元件例化语句182
5.3.2 硬件调试187
5.4 任务实施189
5.4.1 基于CPLD的数字频率计的模块设计189
5.4.2 基于CPLD的数字频率计的顶层设计193
5.4.3 基于CPLD的数字频率计的硬件实现197
5.5 任务拓展199
5.6 评价与总结199
5.6.1 项目评价199
5.6.2 项目总结200
项目六:基于CPLD的汉字点阵显示屏201
6.1 项目任务书:基于CPLD的汉字点阵显示屏201
6.2 任务分析202
6.3 知识储备202
6.3.1 8*8LED点阵块的结构与显示原理202
6.3.2 汉字及图形的LED点阵显示实现205
6.4 任务实施211
6.4.1 单个汉字、图形的显示设计211
6.4.2 多个汉字、图形的显示设计215
6.4.3 多个汉字、图形的显示切换设计230
6.5 任务拓展237
6.6 评价与总结237
6.6.1 项目评价237
6.6.2 项目总结238
项目七:基于CPLD的信号发生器的设计239
7.1 项目任务书:基于CPLD的信号发生器的设计239
7.2 任务分析240
7.3 知识储备241
7.3.1 DDS的基本结构241
7.3.2 LPM宏模块应用244
7.3.3 LPM存储器的设置和调用254
7.4 任务实施261
7.4.1 基于VHDL语言的信号数据存储器设计261
7.4.2 基于VHDL语言的ROM模块的设计与测试280
7.4.3 基于CPLD的信号发生器的设计与实现296
7.5 任务拓展302
7.6 评价与总结302
7.6.1 项目评价302
7.6.2 项目总结303
附录1:CPLD开发板原理图304
附录2:CPLD开发板PCB板图305
参考文献306