图书介绍
Z280MPU微处理器手册PDF|Epub|txt|kindle电子书版本网盘下载
![Z280MPU微处理器手册](https://www.shukui.net/cover/58/31110637.jpg)
- 董英斌,张连江译 著
- 出版社: 北京:北京工业大学出版社
- ISBN:7563900101
- 出版时间:1988
- 标注页数:358页
- 文件大小:14MB
- 文件页数:369页
- 主题词:数学 代数
PDF下载
下载说明
Z280MPU微处理器手册PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
目录1
第一章 Z280体系结构编述1
1.1 概述1
1.2 MPU体系结构的特点2
1.2.1 系统状态与用户状态2
1.2.2 地址空间2
1.2.3 数据类型3
1.2.4 寻址方式3
1.2.5 指令系统3
1.2.6 异常条件3
1.2.9 存贮器刷新4
1.2.8 高速缓冲存贮器Cache4
1.2.7 存贮器管理4
1.2.10 片内外围设备接口电路5
1.2.11 多处理机方式5
1.2.12 扩展指令5
1.3 Z280 MPU体系结构的裨益5
1.3.1 高吞吐率5
1.3.2 完备的系统功能5
1.3.3 对操作系统的支持5
1.3.4 代码密度6
1.3.5 编译效率6
1.4 小结6
2.2 CPU寄存器空间8
第二章 地址空间8
2.1 概述8
2.3 CPU控制寄存器空间9
2.4 存贮器地址空间9
2.5 I/O地址空间10
第三章 CPU控制寄存器12
3.1 概述12
3.2 系统配置寄存器12
3.2.1 总线定时与初始化寄存器12
3.2.2 总线定时与控制寄存器13
3.2.3 局部地址寄存器14
3.2.4 Cache控制寄存器15
3.3.1 主状态寄存器16
3.3 系统状态寄存器16
3.3.2 中断状态寄存器17
3.3.3 中断/陷阱向量表指针17
3.3.4 I/O页寄存器18
3.3.5 陷阱控制寄存器18
3.3.6 系统栈界限寄存器18
第四章 寻址方式与数据类型19
4.1 概述19
4.2 寻址方式描述19
4.2.1 寄存器寻址(R.RX)19
4.2.2 立即寻址(IM)19
4.2.4 直接寻址(DA)20
4.2.3 间接寄存器寻址(IR)20
4.2.5 变址寻址(X)21
4.2.6 短变址寻址(SX)21
4.2.7 相对寻址(RA)22
4.2.8 栈指针相对寻址(SR)23
4.2.9 基变址寻址(BX)24
4.3 数据类型25
第五章 指令系统26
5.1 概述26
5.2 处理器标志位26
5.2.1 进位标志位(C)26
5.2.5 零标志位(Z)27
5.2.6 符号位(S)27
5.2.3 奇偶/溢出标志位(P/V)27
5.2.4 半进位标志位(H)27
5.2.2 加/减标志位(N)27
5.2.7 条件码28
5.3 指令执行与异常条件28
5.3.1 指令执行与中断28
5.3.2 指令执行与陷阱29
5.4 指令系统功能组30
5.4.1 8位传送指令组30
5.4.2 16位传送与交换指令组30
5.4.3 块传送和块检索指令组31
5.4.5 16位算术指令组32
5.4.4 8位算术与逻辑指令组32
5.4.6 位操作、循环和移位指令组33
5.4.7 程序控制指令组34
5.4.8 输入/输出指令组35
5.4.9 CPU控制指令组37
5.4.10 扩展指令组37
5.5 指令的表示符号和二进制编码39
5.6 指令系统41
第六章 中断与陷阱194
6.1 概述194
6.2 中断194
6.2.3 中断方式2195
6.2.2 中断方式1195
6.2.1 中断方式0195
6.2.4 中断方式3196
6.3 陷阱197
6.3.1 扩展指令陷阱197
6.3.2 特权指令陷阱198
6.3.3 系统调用陷阱198
6.3.4 非法访问陷阱198
6.3.5 系统栈溢出告警陷阱198
6.3.6 异常除陷阱198
6.3.7 单步陷阱198
6.3.8 暂仃断点陷阱200
6.4.1 中断应答201
6.4.2 状态保存201
6.4 中断与陷阱处理201
6.4.3 装入新的程序状态202
6.4.4 运行服务程序202
6.4.5 从服务程序返回203
6.5 中断/陷阱向量表203
6.6 严重错误条件205
第七章 存贮器管理单元(MMU)206
7.1 概述206
7.2 MMU体系结构206
7.3 页描述寄存器207
7.4.1 程序内存/数据内存不分离的地址变换208
7.4 地址变换208
7.4.2 程序内存/数据内存分离的地址变换209
7.5 MMU控制寄存器209
7.6 访问页描述寄存器210
7.6.1 描述选择口211
7.6.2 块移动口211
7.6.3 无效口211
7.7 指令异常中止212
第八章 片内存贮嚣214
8.1 概述214
8.2 Cache存贮器方式214
8.3 固定地址内存单元方式217
9.3 刷新控制器218
9.2 时钟振荡器218
9.1 概述218
第九章 片内外围设备218
9.4 计数器/定时器219
9.4.1 计数器/定时器的操作方式220
9.4.2 选通与触发220
9.4.3 计数终止条件221
9.4.4 计数器/定时器的寄存器222
9.4.5 计数器/定时器的连接225
9.4.6 计数器/定时器事件序列226
9.5 DMA通道228
9.5.1 DMA操作类型228
9.5.3 处理过程结束229
9.5.2 DMA传送方式229
9.5.4 优先判断231
9.5.5 DMA连接231
9.5.6 DMA寄存器232
9.5.7 DMA事件序列235
9.5.8 DMA编程:相连DMA236
9.5.9 DMA编程:DMA连到UART237
9.6 UART237
9.6.1 发送器操作238
9.6.2 接收器操作239
9.6.3 UART寄存器239
9.6.4 UART操作242
9.7 UART初始引导操作的选择243
10.2 从属处理机245
第十章 多处理机配置245
10.3 紧密耦合的多处理机246
10.3.1 局部地址寄存器246
10.3.2 总线请求协议247
10.3.3 全局总线的应用例子247
10.4 松散耦合的多处理机248
10.5 协处理器及扩展处理结构248
10.5.1 扩展指令250
10.5.2 扩展指令执行过程252
第十一章 复位254
10.1 概述255
12.2 总线操作257
第十二章 按Z80总线配置的Z280总线外部接口257
12.1 概述257
12.3 引脚描述259
12.4 总线配置与定时261
12.5 操作261
12.5.1 内存操作262
12.5.2 RETI操作263
12.5.3 暂停与刷新操作264
12.5.4 I/O操作264
12.5.5 中断应答操作267
12.6.1 中断请求268
12.6.2 局部总线请求268
12.5.6 DMA无暂存传送操作268
12.6 请求268
12.6.3 全局总线请求269
第十三章 按Z-BUS总线配置的Z280总线外部接口272
13.1 概述272
13.2 总线操作272
13.3 引脚描述274
13.4 总线配置与定时275
13.5 操作276
13.5.1 内存操作277
13.5.2 暂停与刷新操作282
13.5.3 I/O操作282
13.5.5 扩展处理单元的操作284
13.5.4 中断应答操作284
13.5.6 DMA无暂存传送操作285
13.6 请求286
13.6.1 中断请求286
13.6.2 局部总线请求286
13.6.3 全局总线请求286
附录A Z80/Z280的兼容性291
附录B Z280 MPU指令格式293
附录C 接源码字母顺序排列的指令系统295
附录D 按目标码数字顺序排列的指令系统316
附录E 指令执行时间337
附录F 兼容的外设系列353
附录G 词汇表354